wfModState |
.1.3.6.1.4.1.18.3.1.3.1 |
State of this record
|
wfModSlot |
.1.3.6.1.4.1.18.3.1.3.2 |
Instance of this record
|
wfModIdOpt |
.1.3.6.1.4.1.18.3.1.3.3 |
actual module ID and Option
|
wfModRev |
.1.3.6.1.4.1.18.3.1.3.4 |
actual module Revision
|
wfModProm |
.1.3.6.1.4.1.18.3.1.3.5 |
module PROM
|
wfModMidr |
.1.3.6.1.4.1.18.3.1.3.6 |
module ID register
|
wfModMled |
.1.3.6.1.4.1.18.3.1.3.7 |
module LED register
|
wfModMisr |
.1.3.6.1.4.1.18.3.1.3.8 |
module MISR register
|
wfModSnprom |
.1.3.6.1.4.1.18.3.1.3.9 |
module SNPROM
|
wfModMadr1 |
.1.3.6.1.4.1.18.3.1.3.10 |
SNPROM MAC address connector 1
|
wfModMadr2 |
.1.3.6.1.4.1.18.3.1.3.11 |
SNPROM MAC address connector 2
|
wfModMadr3 |
.1.3.6.1.4.1.18.3.1.3.12 |
SNPROM MAC address connector 3
|
wfModMadr4 |
.1.3.6.1.4.1.18.3.1.3.13 |
SNPROM MAC address connector 4
|
wfModLance1 |
.1.3.6.1.4.1.18.3.1.3.14 |
LANCE line 1
|
wfModLance2 |
.1.3.6.1.4.1.18.3.1.3.15 |
LANCE line 2
|
wfModMk50251 |
.1.3.6.1.4.1.18.3.1.3.16 |
MK5025 line 1
|
wfModMk50252 |
.1.3.6.1.4.1.18.3.1.3.17 |
MK5025 line 2
|
wfModMk50253 |
.1.3.6.1.4.1.18.3.1.3.18 |
MK5025 line 3
|
wfModMk50254 |
.1.3.6.1.4.1.18.3.1.3.19 |
MK5025 line 4
|
wfModSicr |
.1.3.6.1.4.1.18.3.1.3.20 |
SYNC interface control register
|
wfModSbrr |
.1.3.6.1.4.1.18.3.1.3.21 |
SYNC baudrate register
|
wfMod8530 |
.1.3.6.1.4.1.18.3.1.3.22 |
8530 DUART
|
wfModCar |
.1.3.6.1.4.1.18.3.1.3.23 |
CAM assembly register
|
wfModDefaA |
.1.3.6.1.4.1.18.3.1.3.24 |
DEFA A chip
|
wfModCamALock |
.1.3.6.1.4.1.18.3.1.3.25 |
CAM A lock
|
wfModCamAUnlock |
.1.3.6.1.4.1.18.3.1.3.26 |
CAM A unlock
|
wfModDefaB |
.1.3.6.1.4.1.18.3.1.3.27 |
DEFA B chip
|
wfModCamBLock |
.1.3.6.1.4.1.18.3.1.3.28 |
CAM B lock
|
wfModCamBUnlock |
.1.3.6.1.4.1.18.3.1.3.29 |
CAM B unlock
|
wfModIlacc1 |
.1.3.6.1.4.1.18.3.1.3.30 |
ILACC line 1
|
wfModIlacc2 |
.1.3.6.1.4.1.18.3.1.3.31 |
ILACC line 2
|
wfModIlacc3 |
.1.3.6.1.4.1.18.3.1.3.32 |
ILACC line 3
|
wfModIlacc4 |
.1.3.6.1.4.1.18.3.1.3.33 |
ILACC line 4
|
wfModTms3801 |
.1.3.6.1.4.1.18.3.1.3.34 |
TOKEN ring chip line 1
|
wfModTms3802 |
.1.3.6.1.4.1.18.3.1.3.35 |
TOKEN ring chip line 2
|
wfModTocr |
.1.3.6.1.4.1.18.3.1.3.36 |
TOKEN control register
|
wfModTsra |
.1.3.6.1.4.1.18.3.1.3.37 |
TOKEN source route accelerator
|
wfModMuxram1 |
.1.3.6.1.4.1.18.3.1.3.38 |
T1 mux RAM active
|
wfModMuxram2 |
.1.3.6.1.4.1.18.3.1.3.39 |
T1 mux RAM inactive
|
wfModTicr |
.1.3.6.1.4.1.18.3.1.3.40 |
T1 interface control register
|
wfModFramer1 |
.1.3.6.1.4.1.18.3.1.3.41 |
T1 framer line 1
|
wfModFramer2 |
.1.3.6.1.4.1.18.3.1.3.42 |
T1 framer line 2
|
wfModFsi1 |
.1.3.6.1.4.1.18.3.1.3.43 |
FDDI FSI line 1
|
wfModMac1 |
.1.3.6.1.4.1.18.3.1.3.44 |
FDDI MAC line 1
|
wfModElmA1 |
.1.3.6.1.4.1.18.3.1.3.45 |
FDDI ELM A line 1
|
wfModElmB1 |
.1.3.6.1.4.1.18.3.1.3.46 |
FDDI ELM B line 1
|
wfModMcr1 |
.1.3.6.1.4.1.18.3.1.3.47 |
FDDI Module control register line 1
|
wfModHssiFsi1 |
.1.3.6.1.4.1.18.3.1.3.48 |
HSSI FSI line 1
|
wfModHssiFsi2 |
.1.3.6.1.4.1.18.3.1.3.49 |
HSSI FSI line 2
|
wfModHssiUga1 |
.1.3.6.1.4.1.18.3.1.3.50 |
HSSI UGA-330-2 line 1
|
wfModHssiUga2 |
.1.3.6.1.4.1.18.3.1.3.51 |
HSSI UGA-330-2 line 2
|
wfModHicr |
.1.3.6.1.4.1.18.3.1.3.52 |
HSSI Control Register address
|
wfModHicrData |
.1.3.6.1.4.1.18.3.1.3.53 |
HSSI Last value written to the HICR
|
wfModHlsr |
.1.3.6.1.4.1.18.3.1.3.54 |
HSSI Line Status Register address
|
wfModHlsrData |
.1.3.6.1.4.1.18.3.1.3.55 |
HSSI Last value read from HLSR
|
wfModMCR0 |
.1.3.6.1.4.1.18.3.1.3.56 |
Module Control Register 0
|
wfModMCR1 |
.1.3.6.1.4.1.18.3.1.3.57 |
Module Control Register 1
|
wfModCcr0 |
.1.3.6.1.4.1.18.3.1.3.58 |
Command Control Register 0
|
wfModCcr1 |
.1.3.6.1.4.1.18.3.1.3.59 |
Command Control Register 1
|
wfModFcr |
.1.3.6.1.4.1.18.3.1.3.60 |
Framer Command Register
|
wfModMar0 |
.1.3.6.1.4.1.18.3.1.3.61 |
Munich action request 0
|
wfModMar1 |
.1.3.6.1.4.1.18.3.1.3.62 |
Munich action request 1
|
wfModBert |
.1.3.6.1.4.1.18.3.1.3.63 |
BERT Register
|
wfModMgbc |
.1.3.6.1.4.1.18.3.1.3.64 |
Module Global bus-error clear
|
wfModClr0 |
.1.3.6.1.4.1.18.3.1.3.65 |
Clear Munich interrupt 0
|
wfModClr1 |
.1.3.6.1.4.1.18.3.1.3.66 |
Clear Munich interrupt 1
|
wfModCclk |
.1.3.6.1.4.1.18.3.1.3.67 |
Clear external clock interrupt
|
wfModCLoopup0 |
.1.3.6.1.4.1.18.3.1.3.68 |
Clear Port 0 loop up interrupt
|
wfModCLoopup1 |
.1.3.6.1.4.1.18.3.1.3.69 |
Clear Port 1 loop up interrupt
|
wfModCLoopdn0 |
.1.3.6.1.4.1.18.3.1.3.70 |
Clear Port 0 loop down interrupt
|
wfModCLoopdn1 |
.1.3.6.1.4.1.18.3.1.3.71 |
Clear Port 1 loop down interrupt
|
wfModDuart |
.1.3.6.1.4.1.18.3.1.3.72 |
8530 DUART
|
wfModLEDC |
.1.3.6.1.4.1.18.3.1.3.73 |
LED control register
|
wfModMadr5 |
.1.3.6.1.4.1.18.3.1.3.74 |
SNPROM MAC address connector 5 - IN Platform
|
wfModDefaC |
.1.3.6.1.4.1.18.3.1.3.75 |
DEFA C chip - IN Platform
|
wfModCamel1 |
.1.3.6.1.4.1.18.3.1.3.76 |
IFDDI CAMEL line 1
|
wfModTms3803 |
.1.3.6.1.4.1.18.3.1.3.77 |
TOKEN ring chip line 3
|
wfModTms3804 |
.1.3.6.1.4.1.18.3.1.3.78 |
TOKEN ring chip line 4
|
wfModMusicSRT1 |
.1.3.6.1.4.1.18.3.1.3.79 |
Music SRT chip line 1
|
wfModMusicSRT2 |
.1.3.6.1.4.1.18.3.1.3.80 |
Music SRT chip line 2
|
wfModMusicSRT3 |
.1.3.6.1.4.1.18.3.1.3.81 |
Music SRT chip line 3
|
wfModMusicSRT4 |
.1.3.6.1.4.1.18.3.1.3.82 |
Music SRT chip line 4
|
wfModClrQ1Reset |
.1.3.6.1.4.1.18.3.1.3.83 |
Clear QUICC-1 reset
|
wfModClrQ2Reset |
.1.3.6.1.4.1.18.3.1.3.84 |
Clear QUICC-2 reset
|
wfModQ1Dram |
.1.3.6.1.4.1.18.3.1.3.85 |
QUICC-1 DRAM
|
wfModQ2Dram |
.1.3.6.1.4.1.18.3.1.3.86 |
QUICC-2 DRAM
|
wfModQ1DPram |
.1.3.6.1.4.1.18.3.1.3.87 |
QUICC-1 DPRAM
|
wfModQ2DPram |
.1.3.6.1.4.1.18.3.1.3.88 |
QUICC-2 DPRAM
|
wfModQ1StickyBit |
.1.3.6.1.4.1.18.3.1.3.89 |
QUICC-1 Sticky Bit Write Address base
|
wfModQ2StickyBit |
.1.3.6.1.4.1.18.3.1.3.90 |
QUICC-2 Sticky Bit Write Address base
|
wfModQ1Int7 |
.1.3.6.1.4.1.18.3.1.3.91 |
QUICC-1 Interrupt COP high
|
wfModQ2Int7 |
.1.3.6.1.4.1.18.3.1.3.92 |
QUICC-2 Interrupt COP high
|
wfModApplyQ1Reset |
.1.3.6.1.4.1.18.3.1.3.93 |
Apply QUICC-1 reset
|
wfModApplyQ2Reset |
.1.3.6.1.4.1.18.3.1.3.94 |
Apply QUICC-2 reset
|